Verilog验证工程师
1.5-2.4万元/月
更新 2025-12-27 14:17:15
浏览 815
职位详情
数字IC验证工程师
1-3年
Verilog · AI · Python
任职条件:
(1)具有扎实的编程功底及独立完成开发任务的能力。
(2)掌握Verilog语言编写规范。
(3)熟练使用VCS、Questasim、Verilator等仿真验证工具。
(4)具备良好的表达沟通能力与团队合作意识。
专业:
微电子、计算机科学与技术及相关专业。
教育水平:
一本及以上本科毕业学历。
相关经验:
(1)有数据处理与标注经历者优先考虑。
(2)具备Verilog开发实践经历者优先。
(3)了解处理器架构,熟悉五级流水线、乱序执行等特性者优先。
工作职责:
(1)开展代码验证工作。利用Verilator、VCS等仿真平台,构建测试平台(TB)对生成的RTL代码进行功能正确性检验。
(2)搭建验证环境。根据具体被测模块(DUT),建立基于UVM框架的验证体系。
(3)编写Golden模块。采用SystemVerilog或高级编程语言,实现DUT对应的功能参考模型。
知识技能:
(1)精通Verilog硬件描述语言,能够进行模块化设计,准确描述数字电路的结构与行为逻辑。
(2)熟悉Python编程语言的应用。
考核目标:
(1)Verilog代码验证通过率。
拟承担工作:
(1)负责项目中Verilog代码的验证任务
(1)具有扎实的编程功底及独立完成开发任务的能力。
(2)掌握Verilog语言编写规范。
(3)熟练使用VCS、Questasim、Verilator等仿真验证工具。
(4)具备良好的表达沟通能力与团队合作意识。
专业:
微电子、计算机科学与技术及相关专业。
教育水平:
一本及以上本科毕业学历。
相关经验:
(1)有数据处理与标注经历者优先考虑。
(2)具备Verilog开发实践经历者优先。
(3)了解处理器架构,熟悉五级流水线、乱序执行等特性者优先。
工作职责:
(1)开展代码验证工作。利用Verilator、VCS等仿真平台,构建测试平台(TB)对生成的RTL代码进行功能正确性检验。
(2)搭建验证环境。根据具体被测模块(DUT),建立基于UVM框架的验证体系。
(3)编写Golden模块。采用SystemVerilog或高级编程语言,实现DUT对应的功能参考模型。
知识技能:
(1)精通Verilog硬件描述语言,能够进行模块化设计,准确描述数字电路的结构与行为逻辑。
(2)熟悉Python编程语言的应用。
考核目标:
(1)Verilog代码验证通过率。
拟承担工作:
(1)负责项目中Verilog代码的验证任务
相似职位
很抱歉,暂无相似职位!